阿尔特拉提供TFLOP Arria fpga的性能
阿尔特拉已经发布了第四的II软件v14.1扩展支持Arria 10 FPGA和SoC、FPGA行业唯一的设备与硬块浮点DSP和该行业的只有20 nm SoC集成ARM处理器的FPGA。
最新的软件版本提供直接支持硬块浮点DSP Arria 10 fpga和soc集成。
用户可以选择三个独特的DSP设计输入流,实现行业领先的1.5 TFLOPS DSP性能。软件还包括一些优化,提高设计师的生产率加速Arria 10 FPGA和SoC设计时间。
集成的IEEE 754 -兼容,浮点DSP Arria 10块fpga和soc水平提供无与伦比的DSP性能,设计师生产力和效率的逻辑。
第四的II软件v14.1提供了一个先进的工具流与多个设计条目选项,目标硬块浮点DSP和允许用户快速设计和部署解决方案,解决计算密集型应用程序的范围,在高性能计算(HPC)等领域,雷达、科学和医学成像。
这些设计包括软件程序员OpenCL流动,DSP Builder为基于模型的设计和硬件描述语言(HDL)流动对传统FPGA设计者。
与软实现,硬块浮点DSP浮点操作的不消耗宝贵的逻辑资源。
在第四的II软件v14.1的其他功能包括:
一个增强的设计空间探险家II(DSE II)工具更快的时间关闭,向用户提供实时状态和报告数据。的数据可以用来做并排比较多个编译生成同时计算农场。
一个优化集中IP目录和改进的图形用户界面(GUI)帮助存储和轻松地在一个位置找到所有自定义的IP。
额外支持Altera的新型非易失性马克斯®10 fpga,双重配置flash的特性,模拟和嵌入式处理功能的小型,低成本、即开即用的可编程逻辑器件。
增强JNEye串行链接分析工具进一步简化级别的设计和规划。JNEye工具,连同Arria 10硅模型,可以模拟输电线路模型和估计的插入损耗和相声Arria 10参数设计。 |