阿尔特拉发射IEEE 754浮点DSP模块兼容
Altera集成硬IEEE 754 -兼容,浮点运算符在一个FPGA。
硬块浮点DSP集成在Altera 20 nm Arria 10 fpga和soc以及14 nm Stratix 10 fpga和soc。硬块浮点DSP集成,结合先进的高级工具流,使客户使用Altera fpga和soc解决不断扩大范围的计算密集型应用程序,如高性能计算(HPC)、雷达、科学和医学成像。
硬化单精度浮点DSP模块包含在Arria 10和10 Stratix设备是基于Altera的可变精度DSP体系结构。与传统的方法实现浮点利用定点乘数和FPGA逻辑,Altera的资源效率,硬块浮点DSP消除几乎所有现有的FPGA所需的逻辑使用浮点计算。
这一技术使Altera交付1.5浮点运算(每秒浮点操作)DSP性能Arria 10设备和10次浮点运算DSP性能Stratix 10设备。DSP设计师可以选择固定或浮点模式和块浮点向后兼容现有的设计。
“IEEE 754 -兼容的实现浮点DSP块fpga在我们的设备是真正的改变,”Alex Grbic说的软件、IP和DSP营销总监阿尔特拉。“硬浮点、Altera fpga和soc提供性能和功率效率优势微处理器和gpu在扩大范围的应用程序”。
fpga实现最高的细粒度Performance-per-Watt fpga功能,高度流水线架构,使其适合作为高性能计算加速器。包含硬块浮点DSP使客户使用Altera fpga来解决世界上最复杂的HPC问题在大数据分析,地震建模为石油和天然气工业和金融模拟。在这些和其他许多计算密集型应用,fpga实现最高的每瓦特性能相比,dsp、cpu和gpu。
DC插座http://www.cxesw.com |