震动开关,滚珠开关 拨码开关
首页 关于我们 新闻中心 产品展示 产品应用 供应信息 营销网络 在线留言 联系我们
 
公司新闻
行业新闻
 
 
  当前位置:首页 > 新闻中心 > 公司新闻
软件加速FPGA和SoC设计
发布者: 发布时间:2015/6/3 0:40:06 阅读:

软件加速FPGA和SoC设计

FPGA的复杂性和SoC技术被使用在日益发展进一步的功能需要和所使用的技术变得更加复杂。

 

对于设计师和开发团队,这意味着开发时间增加,因为它需要更长的时间来设计fpga和更多的迭代通常是必需的。

 

协助减少投放市场的时间和开发成本,阿尔特拉了重大升级其第四的II软件中使用fpga的发展和soc推出其新的光谱问引擎驱动平台。

 

Altera光谱问引擎保留上一代软件的易用性,但引入了一些强大的新功能,可以大大减少开发时间和成本,同时提高了精度。

 

新谱问引擎提供:

 

大范围的设计工具

 

广泛的实现方法

 

大量的计算环境

 

新引擎旨在使工程师们从各种各样的学科很容易导致设计:硬件工程师,软件工程师,嵌入式设计,DSP开发人员都可以使用新的开发软件使用环境熟悉它们。

 

另外新开发引擎提供了一个简单的方法,把新的IP是否从内部从外部引进的来源。有一个简单的拖放功能,允许这非常容易。此功能还允许容易重用IP。这样的IP可以用于进一步的一代又一代的产品,或其他产品中使用允许的最大使用,从而获得最受益于任何发展。

 

光谱问引擎包含了一些新工具,包括:

 

蓝图平台设计:它允许客户生成法律插脚引线在设计开始。这个新工具允许设计师执行建筑探索与更高的效率和分配接口,它允许设计师探索和创建法律与实时fitter-checking IO配售。该工具还包括一个时钟和核心规划功能,大大减少了设计所需的迭代的数量时间关闭。与许多公司报道,引脚分配需要两三个月所需的迭代次数,平台设计器能够提供一些相当大的节省了时间,减少引脚分配时间到一两个星期左右。

 

分层设计流程:这使客户方便地引入新块独立IP,以及独立自主的各个模块重新编译。这样就提供了更快的编译时间。

 

更快的编译时间:密度增长的100万年至500万年,盖茨的fpga,编译时间进一步延长了。这可能有助于延长开发时间作为工程师需要等待编译完成,才能进步。通过使用技术分布式编译多个计算节点以及其他一些改进,编译时间已经大大减少和改善性能的8倍左右。

 

通用的设计输入:这个新功能提供了一个更快的设计输入和探索。也提出了设计水平的抽象,它允许设计者使用他们喜欢的设计环境。光谱问提供最新的HDL语言,以及支持Altera的新的hl c++编译器(高级合成)来创建IP核从C或c++大大提高生产力,通过快速仿真和IP的一代。

 

Altera第四的II软件v15.0合并新的光谱问引擎已经落后很多选中的客户,以确保它满足了需求。现在,早期访问用于新客户。

耳机插座http://www.cxesw.com

<< 上一篇:3双输入电源打鼾智能开关节省空间 下一篇 >>:诺基亚投资企业基础设施

打印本页 || 关闭窗口

版权所有:东莞市振鑫电子有限公司 | 网站地图|东莞震动开关,深圳滚珠开关,广州耳机插座,惠州DC插座,珠海拨码开关
地址:东莞市塘厦镇新头村工业区 电话:0769-82011159  传真:0769-82011195 E-mail:switch0769@126.com
 

在线客服

产品咨询1
点击这里给我发消息
产品咨询2
点击这里给我发消息
产品咨询3
点击这里给我发消息