Cadence signoff工具支持三星的工艺技术
Cadence设计系统公司宣布,它的数字、signoff和自定义/模拟工具可以在三星电子的7LPP和8LPP工艺技术上使用。
7LPP和8LPP过程技术继续提供功率、性能和区域优化,与前几代高级FinFET节点相比,它们具有额外的扩展优势,客户可以开始使用这些下一代技术进行早期设计。
Cadence定制/模拟、数字和signoff工具满足了三星的要求,可以让代工客户使用三星的7LPP和8LPP工艺技术创建复杂、先进的节点移动和其他垂直市场设计。
三星7LPP进程目前启用的数字和signoff工具包括Innovus实现系统和DRC验证系统。在三星7LPP进程中启用的自定义/模拟工具包括Virtuoso Advanced-Node平台,该平台包括幽灵加速并行模拟器(APS)、幽灵扩展分区模拟器(Spectre wide Partitioning Simulator, XPS)、Virtuoso产品套件、Virtuoso布局套件和Virtuoso Schematic编辑器。预计在2017年6月底之前,将在7nm LPP过程中启用Quantus QRC提取液和物理验证系统,用于布局与原理图(LVS)和可制造性和可变性解决方案(MVS)。
三星8LPP进程中目前启用的数字和signoff工具包括Innovus实现系统、Quantus QRC提取解决方案和物理验证系统。在三星8LPP过程中启用的自定义/模拟工具包括Virtuoso Advanced-Node平台,该平台由“鬼影加速并行仿真器”(APS)、“鬼影”广泛的分区模拟器(XPS)、Virtuoso ADE产品套件、Virtuoso布局套件和Virtuoso Schematic编辑器组成。
“我们与Cadence紧密合作,以确保其定制/模拟、数字和signoff工具能让客户快速、轻松地体验我们先进的节点处理技术带来的好处,”三星电子(Samsung Electronics)铸造设计团队的高级副总裁Jaehong Park说。“尽早启用工具,对于我们的客户来说,至关重要的是要在紧俏的市场环境下向他们的大客户交付设计。”
Cadence公司执行副总裁兼总经理Anirudh Devgan博士说:“该软件能够让客户在各自的市场上实现最优的功率、性能和区域效果,并保持竞争力。”Cadence和三星铸造厂紧密的合作和高效的工作模式让客户相信,这些复杂的、先进的FinFET设计能够很快实现。
耳机插座http://www.cxesw.com |