Cadence验证套件的增强减少了项目进度
Cadence设计系统已经发布了新的基于Protium S1 fpga原型平台,它整合了创新的实现算法,以提高工程生产率。
Protium S1平台与Cadence Palladium Z1企业仿真平台提供了前端一致性,与典型的FPGA原型设计方法相比,平均可实现80%的设计提速。新Cadence平台采用Xilinx Virtex UltraScale FPGA技术,设计能力比上一代平台高6X,性能平均提高2倍。Protium S1平台已被网络、消费者和存储市场的早期采用者部署。
“Cadence Protium S1平台确保了在开发流程中尽可能早地向数百名软件开发人员提供可伸缩性,并允许开发人员将重点放在设计验证和软件开发上,而不是原型化,”Xilinx系统软件、集成和验证高级总监彼得·赖泽(Peter Ryser)说。Cadence Palladium Z1仿真平台的共同流使仿真顺利过渡到原型设计,极大地提高了生产力。
Mellanox的硅工程副总裁Alon Webman说:“作为以太网和InfiniBand智能互联解决方案及服务器、存储和超融合基础设施的领先供应商,我们设计的复杂性不断增加,需要严格的验证。”Cadence的Protium S1平台为模拟钯Z1平台提供了世界领先的一致性,使我们能够优化模拟和基于fpga的原型之间的平衡。我们使用Protium S1平台进行硬件回归和软件开发,比仿真速度快得多,使我们能够将Palladium Z1平台的重点放在硬件和软件验证领域的高价值使用模型上。
为了提高设计人员的工作效率,Protium S1平台提供了以下好处:
超高速原型建立:平台的高级内存建模和实现能力允许设计师将原型建立从几个月减少到几天,从而使他们能够更早地开始固件开发。
易于使用和采用:该平台与Palladium Z1平台共享一个共同的编译流,该平台支持对现有的验证环境进行高达80%的重用,并在两个平台之间提供了前端一致性。
创新的软件调试功能:该平台提供固件和软件生产率增强特性,包括内存后门访问、跨分区波形、强制和释放以及运行时时钟控制。
“早期软件开发需求的增加降低了整个项目时间表已交付的关键驱动因素更高级的仿真和fpga原型平台,”博士说学历Devgan,高级副总裁兼总经理数字&签收组和系统&验证小组节奏。“Protium S1平台为软件开发团队提供所需的硬件和软件组件,充分集成了实现流程,具有快速启动和高级调试功能,因此他们可以在几个月前交付最引人注目的最终产品。”
Protium S1平台进一步扩展了Cadence验证套件中的创新,支持公司的系统设计支持策略,使系统和半导体公司能够更有效地创建完整、差异化的最终产品。验证套件由核心引擎、验证织物技术和解决方案组成,可以提高设计质量和吞吐量,满足各种应用程序和垂直部分的验证需求。
在相关新闻中,Cadence还宣布了另一个验证套件引擎的交付,Xcelium并行模拟器,第一个生产就绪的第三代模拟器。
滚珠开关http://www.cxesw.com |